Redian新闻
>
请教有关我的交叉学科专业和申请PHD问题
avatar
请教有关我的交叉学科专业和申请PHD问题# Business - 商学院
m*a
1
牛皮纸的背面写着: “有效期7天.”
“菲奥娜侦探真够可以的, 让我们冒充FBI!” 科诺翻前复后地看着他的FBI证件.
“别看了, 这证件肯定是真的. 我们现在就动身?” 蒙娜问.
“好的.”科诺打电话与机场联系, 让他们给飞机加满油.
他俩出酒吧, 向几个街区外停着的车走去. 蒙娜突然想起本杰明不见了, 与是打他的手
机, 没人接听. 她告诉科诺她的担心, 科诺笑笑, 让她别在意, 说本杰明有办法, 说不
定早就把依莱妮堵在酒店卧房里了. 两人嘿嘿地相视而笑. 走过几个街区后, 混乱紧张
的气氛全无, 西班牙情歌与橄榄油的清香充斥着大街小巷. 这对新婚夫妇飞快地跳进敞
蓬跑车, 拐出小街,开上海滨大道. 路左边是茫茫的大海, 没有月光黑夜中, 只能见到
远处一闪一灭的灯塔. 前方是圣克里斯托瓦尔城堡, 它在装饰灯光的点缀下倒是显得金碧辉煌, 但是那些星罗密布的, 黑呼呼的炮台射击孔总让人不寒而栗.
科诺与蒙娜两人沉默着, 让呼呼的海风吹散他们浑身的燥热, 使他们头脑更加地冷静.
“不先回酒店么?你的飞机钥匙还在那呢.” 蒙娜问.
“回酒店之前, 我要去一个地方.” 科诺说.
“还去
avatar
s*k
2
是不是不能把内存变量赋值给另一个内存变量?
avatar
j*6
3
大家好我是第一次发帖
我现在在国内读CS硕士,在做的研究方向是解决网络中节点的selfish问题,经常
用到game theory的知识,经常需要建模,设计一些incentive机制之类的,其实其中的
核心就是game。我看到有些商学院的老师也做过网络经济学,但是很少。
由于我CS已经学了快7年了,想出去申请个商学院的PHD读,不知道有这样的背景(
我指的是自学并应用过博弈论知识)申请商学院PHD会不会有一些优势呢?我现在不是
很敢申商学院,听说很难很难,我也没有工作经验,怕白白浪费了很多申请费还不如用
来继续申请CS。
我的本专业知识、数学和英语都还不差。
多谢大家指教,不知道有没有相同情况的同学,或者对我这种情况了解一些的前辈
能否给些意见。
avatar
a*e
4
这么勤快

【在 m**a 的大作中提到】
: 牛皮纸的背面写着: “有效期7天.”
: “菲奥娜侦探真够可以的, 让我们冒充FBI!” 科诺翻前复后地看着他的FBI证件.
: “别看了, 这证件肯定是真的. 我们现在就动身?” 蒙娜问.
: “好的.”科诺打电话与机场联系, 让他们给飞机加满油.
: 他俩出酒吧, 向几个街区外停着的车走去. 蒙娜突然想起本杰明不见了, 与是打他的手
: 机, 没人接听. 她告诉科诺她的担心, 科诺笑笑, 让她别在意, 说本杰明有办法, 说不
: 定早就把依莱妮堵在酒店卧房里了. 两人嘿嘿地相视而笑. 走过几个街区后, 混乱紧张
: 的气氛全无, 西班牙情歌与橄榄油的清香充斥着大街小巷. 这对新婚夫妇飞快地跳进敞
: 蓬跑车, 拐出小街,开上海滨大道. 路左边是茫茫的大海, 没有月光黑夜中, 只能见到
: 远处一闪一灭的灯塔. 前方是圣克里斯托瓦尔城堡, 它在装饰灯光的点缀下倒是显得金碧辉煌, 但是那些星罗密布的, 黑呼呼的炮台射击孔总让人不寒而栗.

avatar
a*l
5
you should first understand what is 汇编 before asking this kind of "naive"
question.
simple answer: don't know.

【在 s*****k 的大作中提到】
: 是不是不能把内存变量赋值给另一个内存变量?
avatar
m*a
6
补上星期缺的.
还是新电脑好用.
才2磅, 等车的时候涂上的几笔...

【在 a**e 的大作中提到】
: 这么勤快
avatar
s*k
7
给个明白点的答案吧

"

【在 a****l 的大作中提到】
: you should first understand what is 汇编 before asking this kind of "naive"
: question.
: simple answer: don't know.

avatar
f*t
8
很精彩

【在 m**a 的大作中提到】
: 补上星期缺的.
: 还是新电脑好用.
: 才2磅, 等车的时候涂上的几笔...

avatar
s*k
9
查了一下是不行的。但是没说为什么这么设计。甚至有人说这是arbitrary rule.
大侠能否解释一下

"

【在 a****l 的大作中提到】
: you should first understand what is 汇编 before asking this kind of "naive"
: question.
: simple answer: don't know.

avatar
d*i
10
赞美!!!

,请勿对号入座,谢谢。

【在 f******t 的大作中提到】
: 很精彩
avatar
a*l
11
because it is CPU specific.

【在 s*****k 的大作中提到】
: 查了一下是不行的。但是没说为什么这么设计。甚至有人说这是arbitrary rule.
: 大侠能否解释一下
:
: "

avatar
m*t
12
你可以操作address

【在 s*****k 的大作中提到】
: 是不是不能把内存变量赋值给另一个内存变量?
avatar
t*t
13
我想提问者的意思是, 为什么x86的汇编指令不能使用两个memory operand
两个memory operand不好encode instruction, 因为所有的指令都是最多一个memory o
perand(好象是这样).
后期指令集扩展时, x86用了很多RISC的思想, 鼓励把load/save和operation分开, 这样
就更没必要把load和save放一块儿了

"

【在 a****l 的大作中提到】
: you should first understand what is 汇编 before asking this kind of "naive"
: question.
: simple answer: don't know.

avatar
l*d
14
因为所有赋值都要经过cpu的寄存器
avatar
a*l
15
I think this is a really good question, maybe only the original x86
architect knows why. One guess 2c:
if two operands are all memory address, then the instruction is basically
only a "memory copy". While designing cpu core, you want instructions to be
basic and versatile, and such a single-purpose "copy" command seems not as
useful as other operations. I think the mail purpose of "mov" is to load
and store data to/from memory, so a two-memory-address-move does not seem
applicable for this ins

【在 t****t 的大作中提到】
: 我想提问者的意思是, 为什么x86的汇编指令不能使用两个memory operand
: 两个memory operand不好encode instruction, 因为所有的指令都是最多一个memory o
: perand(好象是这样).
: 后期指令集扩展时, x86用了很多RISC的思想, 鼓励把load/save和operation分开, 这样
: 就更没必要把load和save放一块儿了
:
: "

avatar
s*k
16
对谢。是我没说明白。x86的汇编。

【在 a****l 的大作中提到】
: because it is CPU specific.
avatar
n*x
17
好像是因为就一个数据总线吧,一个指令在一个pipeline的stage里只能一次内存操作,
如果2个内存操作那么pipeline的,不管是inorder还是outorder都得加一个stage。
avatar
l*g
18
u r assuming a single-port memory (actually a cache interface seen by
pipeline).
it's well possible to have multi-port memory interface, and also mov (mem),
(mem) doesn't have to go through register file. all this inst has to do is
to check dependence and wait for a signal from memory interface (the mov is
done) to move to commit stage.
having said that, there did exist mov (mem), (mem) for some special purpose.
but it is usually translated to two mov's with memory-reg mode or a pair of
push/pop

【在 n**x 的大作中提到】
: 好像是因为就一个数据总线吧,一个指令在一个pipeline的stage里只能一次内存操作,
: 如果2个内存操作那么pipeline的,不管是inorder还是outorder都得加一个stage。

avatar
n*x
19
原来如此,什么机器这么设计?

,
is
purpose.
of

【在 l********g 的大作中提到】
: u r assuming a single-port memory (actually a cache interface seen by
: pipeline).
: it's well possible to have multi-port memory interface, and also mov (mem),
: (mem) doesn't have to go through register file. all this inst has to do is
: to check dependence and wait for a signal from memory interface (the mov is
: done) to move to commit stage.
: having said that, there did exist mov (mem), (mem) for some special purpose.
: but it is usually translated to two mov's with memory-reg mode or a pair of
: push/pop

avatar
d*l
20
有些DSP在自己配置小系统硬件的时候可以选用双端口memory的,但记不得DSP的汇编中
的类似MOV的操作在这种配置下能否做到在一个cycle里实现存取。还是挺怀疑的。
相关阅读
logo
联系我们隐私协议©2024 redian.news
Redian新闻
Redian.news刊载任何文章,不代表同意其说法或描述,仅为提供更多信息,也不构成任何建议。文章信息的合法性及真实性由其作者负责,与Redian.news及其运营公司无关。欢迎投稿,如发现稿件侵权,或作者不愿在本网发表文章,请版权拥有者通知本网处理。