s*e
2 楼
整天给我做好吃的。做什么都可以按着我的思路做,她自己也有很多idea。我还可以挑三拣四。每天换着花样给我做,特勤快,一年也不重一个样。
开始yy:
年三十了,lp一大早就起床开始准备新年的年夜饭了。要做30个菜,我也早点起来帮忙。
菜谱如下:
1。清蒸红鲫鱼
2。百味红烧肉
3。蓠蒿炒腊肉
4。灯影牛肉
5。酱三丁(豆干丁,冬笋丁,肉丁)
6。三黄鸡
7。芜湖熏鱼
8。烤乳鸽
9。糖醋排骨
10。腊味拼盘
11。泰式三文鱼
12。鱼香肉丝
13。西湖醋鱼
14。姹紫嫣红(红辣椒丝炒茄子丝)
15。寿司
16。菠菜鱼饼汤
17。冬笋炒肉片
18。回锅肉
19。麻辣兔丁
20。凉拌五彩丝(粉丝,黄瓜,胡萝卜,海蜇,白菜)
21。葱爆羊肉
22。烤鸭
23。水煮鱼
24。虎皮尖椒
25。炒紫薯
26。彩椒烤牛排
27。牛油果素沙拉
28。松仁玉米
29。荷花豆腐大虾
30。海带冬瓜排骨汤
开始yy:
年三十了,lp一大早就起床开始准备新年的年夜饭了。要做30个菜,我也早点起来帮忙。
菜谱如下:
1。清蒸红鲫鱼
2。百味红烧肉
3。蓠蒿炒腊肉
4。灯影牛肉
5。酱三丁(豆干丁,冬笋丁,肉丁)
6。三黄鸡
7。芜湖熏鱼
8。烤乳鸽
9。糖醋排骨
10。腊味拼盘
11。泰式三文鱼
12。鱼香肉丝
13。西湖醋鱼
14。姹紫嫣红(红辣椒丝炒茄子丝)
15。寿司
16。菠菜鱼饼汤
17。冬笋炒肉片
18。回锅肉
19。麻辣兔丁
20。凉拌五彩丝(粉丝,黄瓜,胡萝卜,海蜇,白菜)
21。葱爆羊肉
22。烤鸭
23。水煮鱼
24。虎皮尖椒
25。炒紫薯
26。彩椒烤牛排
27。牛油果素沙拉
28。松仁玉米
29。荷花豆腐大虾
30。海带冬瓜排骨汤
t*0
4 楼
小弟在学校里读VLSI方向。对于就业方向的选择有些疑惑,虽然还有几年才毕业,但是
想先准备。
做数电应该不算难找工作的方向吧?我是从应用物理火坑转过来的。
我目前做的research就是把CS那边的一些奇怪算法,用于硬件实现。从matlab/C++仿真
,到写Verilog,DC逻辑综合,encounter布局布线生成版图,静态时序分析,分析post
-layout的功耗等等,基本上就是OK design,没有什么优化,和工业界没法比。那一套
ASIC主流的工具,大多用过(setup一个什么standard cell library啦,写一点TCL脚
本啦,用virtuoso微调一下版图啦),但是很粗浅。
我们组里研究算法的人居多,做“硬件”就我一个。和专门的analog的那帮人比电路和
工具,我被人家落下好几条街,和自己组的人一讨论,发现我也没有办法去做码农。
目前我发现4个就业方向比较适合:
1) ASIC design: 我能写一些RTL,也接触过一点点physical design;
2) ASIC verification: 这个我没有做过,但是听说岗位比design多得多,请教;
3) FPGA: 也是RTL,不知道这种FPGA的硬件职位多不多;
4) FPGA的co-design: 写一点C,linux的驱动程序,上课的lab做过一些很重的实
验,有概念,但是练的也不多。
请问如果PhD毕业,哪条路对我比较有利呢?如果MS毕业,哪条路对我比较有利呢?
想先准备。
做数电应该不算难找工作的方向吧?我是从应用物理火坑转过来的。
我目前做的research就是把CS那边的一些奇怪算法,用于硬件实现。从matlab/C++仿真
,到写Verilog,DC逻辑综合,encounter布局布线生成版图,静态时序分析,分析post
-layout的功耗等等,基本上就是OK design,没有什么优化,和工业界没法比。那一套
ASIC主流的工具,大多用过(setup一个什么standard cell library啦,写一点TCL脚
本啦,用virtuoso微调一下版图啦),但是很粗浅。
我们组里研究算法的人居多,做“硬件”就我一个。和专门的analog的那帮人比电路和
工具,我被人家落下好几条街,和自己组的人一讨论,发现我也没有办法去做码农。
目前我发现4个就业方向比较适合:
1) ASIC design: 我能写一些RTL,也接触过一点点physical design;
2) ASIC verification: 这个我没有做过,但是听说岗位比design多得多,请教;
3) FPGA: 也是RTL,不知道这种FPGA的硬件职位多不多;
4) FPGA的co-design: 写一点C,linux的驱动程序,上课的lab做过一些很重的实
验,有概念,但是练的也不多。
请问如果PhD毕业,哪条路对我比较有利呢?如果MS毕业,哪条路对我比较有利呢?
K*a
6 楼
娃呢?
【在 j**o 的大作中提到】
: 的找老刑要当托的费
: http://www.jiaoyou8.com/friends_info?action=user_info&login_id=
【在 j**o 的大作中提到】
: 的找老刑要当托的费
: http://www.jiaoyou8.com/friends_info?action=user_info&login_id=
p*f
7 楼
都是火坑,别跳了。
post
【在 t******0 的大作中提到】
: 小弟在学校里读VLSI方向。对于就业方向的选择有些疑惑,虽然还有几年才毕业,但是
: 想先准备。
: 做数电应该不算难找工作的方向吧?我是从应用物理火坑转过来的。
: 我目前做的research就是把CS那边的一些奇怪算法,用于硬件实现。从matlab/C++仿真
: ,到写Verilog,DC逻辑综合,encounter布局布线生成版图,静态时序分析,分析post
: -layout的功耗等等,基本上就是OK design,没有什么优化,和工业界没法比。那一套
: ASIC主流的工具,大多用过(setup一个什么standard cell library啦,写一点TCL脚
: 本啦,用virtuoso微调一下版图啦),但是很粗浅。
: 我们组里研究算法的人居多,做“硬件”就我一个。和专门的analog的那帮人比电路和
: 工具,我被人家落下好几条街,和自己组的人一讨论,发现我也没有办法去做码农。
post
【在 t******0 的大作中提到】
: 小弟在学校里读VLSI方向。对于就业方向的选择有些疑惑,虽然还有几年才毕业,但是
: 想先准备。
: 做数电应该不算难找工作的方向吧?我是从应用物理火坑转过来的。
: 我目前做的research就是把CS那边的一些奇怪算法,用于硬件实现。从matlab/C++仿真
: ,到写Verilog,DC逻辑综合,encounter布局布线生成版图,静态时序分析,分析post
: -layout的功耗等等,基本上就是OK design,没有什么优化,和工业界没法比。那一套
: ASIC主流的工具,大多用过(setup一个什么standard cell library啦,写一点TCL脚
: 本啦,用virtuoso微调一下版图啦),但是很粗浅。
: 我们组里研究算法的人居多,做“硬件”就我一个。和专门的analog的那帮人比电路和
: 工具,我被人家落下好几条街,和自己组的人一讨论,发现我也没有办法去做码农。
m*s
8 楼
从学生时代就开始请人弄。
请人弄(花费$45):refund 约$500;
自己填:补交 约$600。
请人弄(花费$45):refund 约$500;
自己填:补交 约$600。
K*a
9 楼
评论于:2011-10-12 23:36:35 [评论]
I'm out of control.
【在 j**o 的大作中提到】
: 的找老刑要当托的费
: http://www.jiaoyou8.com/friends_info?action=user_info&login_id=
I'm out of control.
【在 j**o 的大作中提到】
: 的找老刑要当托的费
: http://www.jiaoyou8.com/friends_info?action=user_info&login_id=
s*y
10 楼
你这是EDA吧,硬件不硬,软件不软
争取进几个EDA大公司,或者转软工,别的都是火坑
post
【在 t******0 的大作中提到】
: 小弟在学校里读VLSI方向。对于就业方向的选择有些疑惑,虽然还有几年才毕业,但是
: 想先准备。
: 做数电应该不算难找工作的方向吧?我是从应用物理火坑转过来的。
: 我目前做的research就是把CS那边的一些奇怪算法,用于硬件实现。从matlab/C++仿真
: ,到写Verilog,DC逻辑综合,encounter布局布线生成版图,静态时序分析,分析post
: -layout的功耗等等,基本上就是OK design,没有什么优化,和工业界没法比。那一套
: ASIC主流的工具,大多用过(setup一个什么standard cell library啦,写一点TCL脚
: 本啦,用virtuoso微调一下版图啦),但是很粗浅。
: 我们组里研究算法的人居多,做“硬件”就我一个。和专门的analog的那帮人比电路和
: 工具,我被人家落下好几条街,和自己组的人一讨论,发现我也没有办法去做码农。
争取进几个EDA大公司,或者转软工,别的都是火坑
post
【在 t******0 的大作中提到】
: 小弟在学校里读VLSI方向。对于就业方向的选择有些疑惑,虽然还有几年才毕业,但是
: 想先准备。
: 做数电应该不算难找工作的方向吧?我是从应用物理火坑转过来的。
: 我目前做的research就是把CS那边的一些奇怪算法,用于硬件实现。从matlab/C++仿真
: ,到写Verilog,DC逻辑综合,encounter布局布线生成版图,静态时序分析,分析post
: -layout的功耗等等,基本上就是OK design,没有什么优化,和工业界没法比。那一套
: ASIC主流的工具,大多用过(setup一个什么standard cell library啦,写一点TCL脚
: 本啦,用virtuoso微调一下版图啦),但是很粗浅。
: 我们组里研究算法的人居多,做“硬件”就我一个。和专门的analog的那帮人比电路和
: 工具,我被人家落下好几条街,和自己组的人一讨论,发现我也没有办法去做码农。
r*y
11 楼
为啥不睡觉?
K*a
13 楼
睡觉,熄灯。
Q*r
14 楼
verification这种活很低级吧
基本要外包出去
post
【在 t******0 的大作中提到】
: 小弟在学校里读VLSI方向。对于就业方向的选择有些疑惑,虽然还有几年才毕业,但是
: 想先准备。
: 做数电应该不算难找工作的方向吧?我是从应用物理火坑转过来的。
: 我目前做的research就是把CS那边的一些奇怪算法,用于硬件实现。从matlab/C++仿真
: ,到写Verilog,DC逻辑综合,encounter布局布线生成版图,静态时序分析,分析post
: -layout的功耗等等,基本上就是OK design,没有什么优化,和工业界没法比。那一套
: ASIC主流的工具,大多用过(setup一个什么standard cell library啦,写一点TCL脚
: 本啦,用virtuoso微调一下版图啦),但是很粗浅。
: 我们组里研究算法的人居多,做“硬件”就我一个。和专门的analog的那帮人比电路和
: 工具,我被人家落下好几条街,和自己组的人一讨论,发现我也没有办法去做码农。
基本要外包出去
post
【在 t******0 的大作中提到】
: 小弟在学校里读VLSI方向。对于就业方向的选择有些疑惑,虽然还有几年才毕业,但是
: 想先准备。
: 做数电应该不算难找工作的方向吧?我是从应用物理火坑转过来的。
: 我目前做的research就是把CS那边的一些奇怪算法,用于硬件实现。从matlab/C++仿真
: ,到写Verilog,DC逻辑综合,encounter布局布线生成版图,静态时序分析,分析post
: -layout的功耗等等,基本上就是OK design,没有什么优化,和工业界没法比。那一套
: ASIC主流的工具,大多用过(setup一个什么standard cell library啦,写一点TCL脚
: 本啦,用virtuoso微调一下版图啦),但是很粗浅。
: 我们组里研究算法的人居多,做“硬件”就我一个。和专门的analog的那帮人比电路和
: 工具,我被人家落下好几条街,和自己组的人一讨论,发现我也没有办法去做码农。
b*r
18 楼
其实这几个都不错,算还是好找工作的,都试试呗
K*a
19 楼
等right帮你定夺吧。
哥睡了。好好meet吧。
哥睡了。好好meet吧。
r*e
20 楼
There is one thing called software/hardware codesign. I think it is what
you are working on now. I just sent you a private message.
you are working on now. I just sent you a private message.
t*0
22 楼
请问如果面试(主要是电面)的话,我应该如何进行准备?
一般会考电路基础知识和体系结构吗,还有Verilog和C?
工具会考察到多细致?即使一个很熟练的工具,也不可能记住所有细节吧。
一般会考电路基础知识和体系结构吗,还有Verilog和C?
工具会考察到多细致?即使一个很熟练的工具,也不可能记住所有细节吧。
m*o
24 楼
你那几个方向都是MS level就够了。多读几年书完全划不来。尤其做验证,基本会
veilog就ok,本科生干的活。
post
【在 t******0 的大作中提到】
: 小弟在学校里读VLSI方向。对于就业方向的选择有些疑惑,虽然还有几年才毕业,但是
: 想先准备。
: 做数电应该不算难找工作的方向吧?我是从应用物理火坑转过来的。
: 我目前做的research就是把CS那边的一些奇怪算法,用于硬件实现。从matlab/C++仿真
: ,到写Verilog,DC逻辑综合,encounter布局布线生成版图,静态时序分析,分析post
: -layout的功耗等等,基本上就是OK design,没有什么优化,和工业界没法比。那一套
: ASIC主流的工具,大多用过(setup一个什么standard cell library啦,写一点TCL脚
: 本啦,用virtuoso微调一下版图啦),但是很粗浅。
: 我们组里研究算法的人居多,做“硬件”就我一个。和专门的analog的那帮人比电路和
: 工具,我被人家落下好几条街,和自己组的人一讨论,发现我也没有办法去做码农。
veilog就ok,本科生干的活。
post
【在 t******0 的大作中提到】
: 小弟在学校里读VLSI方向。对于就业方向的选择有些疑惑,虽然还有几年才毕业,但是
: 想先准备。
: 做数电应该不算难找工作的方向吧?我是从应用物理火坑转过来的。
: 我目前做的research就是把CS那边的一些奇怪算法,用于硬件实现。从matlab/C++仿真
: ,到写Verilog,DC逻辑综合,encounter布局布线生成版图,静态时序分析,分析post
: -layout的功耗等等,基本上就是OK design,没有什么优化,和工业界没法比。那一套
: ASIC主流的工具,大多用过(setup一个什么standard cell library啦,写一点TCL脚
: 本啦,用virtuoso微调一下版图啦),但是很粗浅。
: 我们组里研究算法的人居多,做“硬件”就我一个。和专门的analog的那帮人比电路和
: 工具,我被人家落下好几条街,和自己组的人一讨论,发现我也没有办法去做码农。
n*g
26 楼
都是labor工。design稍微好点。FPGA做emulation。 找大公司吧。
r*y
40 楼
没。。中长裙子了。。就那条桃红裙吧,丝袜。高跟鞋。
嗯,上面是黑色的半长风衣。
嗯,上面是黑色的半长风衣。
K*a
41 楼
不行。。我流了。
r*y
42 楼
两位睡吧
sleep
sleep
baby,
baby,
sleep
sleep
baby,
baby,
d*d
50 楼
Faint! 要放我也不会放艺术照啊
【在 j**o 的大作中提到】
: 的找老刑要当托的费
: http://www.jiaoyou8.com/friends_info?action=user_info&login_id=
【在 j**o 的大作中提到】
: 的找老刑要当托的费
: http://www.jiaoyou8.com/friends_info?action=user_info&login_id=
相关阅读
DSP和CPU的区别再说说合作创业请教:用Ansys模拟random media的有效permittivitySilicon Photonics 前景(ZT)有在Semicondutor公司做Application engineer?EE学位找cs工作会不会有身份问题?从事什么行业-----关于3类学科的经济学类比可否推荐国内工厂可以生产 LED heat sink (转载)OCR job from recruiter请教从国内import PCB板32位机和16位机有啥优缺点?想学怎么设计PCB,有什么书可推荐?求集成电路设计(偏向模拟和混合信号)的审稿机会搞隐形衣的刘若鹏这个大忽悠怎么没人揭发呢?求推荐电力电子电源类工作机会 (6年US+3年CN工作经验)刚刚看了法国人的12X interleave sar adccleanroom种菜,这是 Fab 的未来请教 术语翻译求审稿机会: III-V photonic device, semiconductor deviceanalog/mixed signal job position