p*a
2 楼
目前可以在mio中国的官网下载专区里下载, 只有Wince5.0内核的
机器可以使用(凡是使用欧美版miomap/igo需要GAPI支持的机器,同样需要GAPI来运行中文版miomap2008)。 PJ方法:
1. 3.5"版本下载及破解:
http://www.cyberfans.cn/bbs/viewthread.php?tid=11307&extra=page%3D1%26amp%3Bfilter%3Dtype%26amp%3Btypeid%3D19
2. 4.3"版本:
2008.03.05 官方下载: http://www.mio.com.cn/
(左侧地图下载)
最新版的破解暂缺,二月版的破解文件应该可用,见: http://www.fileswap.com/share/?id=0d5bd023a3ee11c7abca5b42a93c4866
3. 搭配该软件的手写输入法
1) mio 输入法: http://www.cyberfans.cn/bbs/viewthread.php?tid=10836&extra=page%3D1%26amp%3Bfilter
机器可以使用(凡是使用欧美版miomap/igo需要GAPI支持的机器,同样需要GAPI来运行中文版miomap2008)。 PJ方法:
1. 3.5"版本下载及破解:
http://www.cyberfans.cn/bbs/viewthread.php?tid=11307&extra=page%3D1%26amp%3Bfilter%3Dtype%26amp%3Btypeid%3D19
2. 4.3"版本:
2008.03.05 官方下载: http://www.mio.com.cn/
(左侧地图下载)
最新版的破解暂缺,二月版的破解文件应该可用,见: http://www.fileswap.com/share/?id=0d5bd023a3ee11c7abca5b42a93c4866
3. 搭配该软件的手写输入法
1) mio 输入法: http://www.cyberfans.cn/bbs/viewthread.php?tid=10836&extra=page%3D1%26amp%3Bfilter
m*l
3 楼
大家好,
请教一个关于测试eye diagram的问题.
假如我设计一个PLL, 频率为10GHz, 用示波器来显示输出clk的波形, 所用的示波器必
须同时有一个外部trigger信号, 也就是说, 我需要再输出一个low speed信号来
trigger示波器, 比如clk/32的信号.
那么, 如果我要在示波器上显示输出clk的eya diagram,也应该需要一个和clk同步的低
频信号来trigger示波器, 不知道这个低频信号有什么要求? 比如需要是clk的奇数分频
(eg:clk/31)还是偶数分频(clk/32)还是都行?
不知道那位大哥用过示波器测眼图的, 能给小弟指点一下, 先谢谢了!
请教一个关于测试eye diagram的问题.
假如我设计一个PLL, 频率为10GHz, 用示波器来显示输出clk的波形, 所用的示波器必
须同时有一个外部trigger信号, 也就是说, 我需要再输出一个low speed信号来
trigger示波器, 比如clk/32的信号.
那么, 如果我要在示波器上显示输出clk的eya diagram,也应该需要一个和clk同步的低
频信号来trigger示波器, 不知道这个低频信号有什么要求? 比如需要是clk的奇数分频
(eg:clk/31)还是偶数分频(clk/32)还是都行?
不知道那位大哥用过示波器测眼图的, 能给小弟指点一下, 先谢谢了!
z*o
5 楼
应该没有奇数偶数分频的限制,是整数就行。 我一般把trigger 信号设在1GHz。另外
别忘了10MHz的同步信号。动手试一试就全有了。
【在 m***l 的大作中提到】
: 大家好,
: 请教一个关于测试eye diagram的问题.
: 假如我设计一个PLL, 频率为10GHz, 用示波器来显示输出clk的波形, 所用的示波器必
: 须同时有一个外部trigger信号, 也就是说, 我需要再输出一个low speed信号来
: trigger示波器, 比如clk/32的信号.
: 那么, 如果我要在示波器上显示输出clk的eya diagram,也应该需要一个和clk同步的低
: 频信号来trigger示波器, 不知道这个低频信号有什么要求? 比如需要是clk的奇数分频
: (eg:clk/31)还是偶数分频(clk/32)还是都行?
: 不知道那位大哥用过示波器测眼图的, 能给小弟指点一下, 先谢谢了!
别忘了10MHz的同步信号。动手试一试就全有了。
【在 m***l 的大作中提到】
: 大家好,
: 请教一个关于测试eye diagram的问题.
: 假如我设计一个PLL, 频率为10GHz, 用示波器来显示输出clk的波形, 所用的示波器必
: 须同时有一个外部trigger信号, 也就是说, 我需要再输出一个low speed信号来
: trigger示波器, 比如clk/32的信号.
: 那么, 如果我要在示波器上显示输出clk的eya diagram,也应该需要一个和clk同步的低
: 频信号来trigger示波器, 不知道这个低频信号有什么要求? 比如需要是clk的奇数分频
: (eg:clk/31)还是偶数分频(clk/32)还是都行?
: 不知道那位大哥用过示波器测眼图的, 能给小弟指点一下, 先谢谢了!
相关阅读
急:有没人了解Globalfoudnries的?百度和阿里巴巴EE book看见jobhunting版马工如火如荼讨论工资请问EMC-DSSD这家公司怎么样?求review 机会Undergraduate choice, computer engineering (转载)HDL Verifier intern position at MathWorks北美电子工程交流群求Optics/Photonics方向的审稿机会请问IEEE conf paper 是先发出接受的通知还是先发出拒绝的通知国内公司高薪引进海归精英,50万奖励 !!!Computer Vision, Machine Learning 现在的主要应用和优缺点拆解发现三星S6用自家芯片 (转载)南加通信公司实习机会听说intel要收购brcm了?求控制方向审稿无线通信会议论文审稿机会去oracle当硅工怎么样?哈佛大学的新型平面光学将使镜头将变得更小更好