Redian新闻
>
【面试问题求助】NAND哪个input更快? (转载)
avatar
【面试问题求助】NAND哪个input更快? (转载)# JobHunting - 待字闺中
h*g
1
【 以下文字转载自 EE 讨论区 】
发信人: huoqiang (job-seeking-period), 信区: EE
标 题: 【面试问题求助】NAND哪个input更快?
发信站: BBS 未名空间站 (Fri Jan 31 13:33:18 2014, 美东)
大家好~~问个面试时候问道的问题
Which input of 2 input NAND gate is faster. ? Why ?
Input that is closes to the output node of NAND gate is faster. It’s input
A in above figure. This is because of we assume that the NMOS closest to the
Vss is already turned on than Vss has effectively moved to the source of
the NMOS near the output of the NAND gate (between A & B NMOS) and hence
there is less resistive path now.
意思就是离output近的NMOS速度快?这段解释不太明白。。求大家帮忙讲一下
avatar
h*g
2
我理解是,同时给pull down的两个NMOS low_to_high. 下面的NMOS还没完全开,
resistance比较大,Vss传的较慢;当Vss传到 上面NMOS的source时候,这个靠近
output的NMOS已经全开,resistance比较小。。这样解释可以么?
相关阅读
logo
联系我们隐私协议©2024 redian.news
Redian新闻
Redian.news刊载任何文章,不代表同意其说法或描述,仅为提供更多信息,也不构成任何建议。文章信息的合法性及真实性由其作者负责,与Redian.news及其运营公司无关。欢迎投稿,如发现稿件侵权,或作者不愿在本网发表文章,请版权拥有者通知本网处理。